摩尔芯闻 > 行业新闻 > 半导体 > 快速学Arm(15)--PPL(锁相环)

快速学Arm(15)--PPL(锁相环)

eefocus ·2021-01-20 00:00·电子工程世界
阅读:1283

以前也曾经接触过一些Arm的程序,只是简单得修改一下,当使用串口的时候,发现其设置与时钟有关,因为当时只是为了完成任务,没有来想为什么这样.我们可以先来看一看下面的图:

快速学Arm(15)--PPL(锁相环)
PLL(Phase Locked Loop)即锁相环.PLL接收的输入时钟频率范围为32KHz到50MHz.输入频率经过乘法可以达到比较高的评论,除法则可以被CPU和USB来使用.

PLL在输入频率的访问在32KHz到50MHz,可以被分为N分,N的范围是1到256.那么CCO被N除了以后,可以与M相乘,M的范围是1到32768.结果频率范围必须是在275MHz到550MHz之间.从图中可以看到,CCO与M相乘的反馈与CCO的输入进行比较,形成了差值,这个差值用于调整CCO的频率.使用PLLCON寄存器可以用来激活PLL,也就是说是否使用PLL.PLLCFG寄存器用来控制乘法器和除法器的值.

更详细的大家可以看看资料,其实PLL就是将晶振进行倍频或者分频,然后提供给CPU以及各种外伤作为时钟使用.


关键字: Arm PPL 锁相环 编辑:什么鱼 引用地址: http://news.eeworld.com.cn/mcu/ic523772.html
分享到:
微信 新浪微博 QQ空间 LinkedIn

上一篇:快速学Arm(14)--LPC2478的oscillators

下一篇:快速学Arm(16)--PLL(锁相环2)

打开摩尔直播,更多新闻内容
半导体大咖直播分享高清观看
立即下载