摩尔芯闻 > 行业新闻 > 半导体 > 逻辑电平探测器电路图

逻辑电平探测器电路图

·2020-03-09 18:31·电子发烧友
阅读:1127

逻辑电平 测试 器的原理

由图1可知,逻辑信号电平测试器 电路 由五部分组成:输入电路、逻辑状态判断电路、音响电路、发音电路和电源。

逻辑电平探测器电路

电路如下图所示,这种逻辑探测器,可探测TTL、CMOS高低电平及不确定电平。D1亮表示高电平,D2亮表示低电平,D3亮表示不确定电平(TTL在0.8V~2.0V之间,CMOS在3.5V~1.5V之间),D4亮表示探测点电压变化。电路如下图所示。IC1是电压 比较器 ,通过开关K设置不同的电压基准,a处为TTL,b处为CMOS。T1、T2、T3用来驱动D1、D2、D3,使之点亮。IC2组成一个单稳态电路,以使T4驱动D4。该探测器的输入 阻抗 为330kΩ。

分享到:
微信 新浪微博 QQ空间 LinkedIn

上一篇:物联网连接解决方案如何是比较好的

下一篇:mSATA SSD和SATA SSD固态硬盘的区别是什么

打开摩尔直播,更多新闻内容
半导体大咖直播分享高清观看
立即下载